Verfahren zur gleichzeitigen Linearisierung und Anpassung eines steuerbaren Verstärkers
Publikation: Geistiges Eigentum › Patentanmeldung/Patent
Beitragende
Abstract
Die Erfindung betrifft ein Verfahren zur gleichzeitigen Linearisierung der Verstärkungskennlinie und Anpassung eines steuerbaren Verstärkers, insbesondere eines VGA, an Leitungsimpedanzen, wobei der VGA mit mindestens einem Eingang, mindestens einem Ausgang und zwei Steuereingängen versehen ist Durch die Erfindung soll eines VGA mit geringst möglichem Aufwand derart gesteuert werden, dass gleichzeitig eine Linearisierung der Verstärkungskennlinie und Anpassung erfolgt. Erreicht wird das durch Erzeugen einer Eingangsspannung (Ue; Ue1, Ue2) in Form eines Gleichsignals an mindestens einem Eingang (EVGA; E1VGA, E2VGA) des VGA, Erzeugen einer Spannungsdifferenz aus der Eingangsspannung (Ue; Ue1, Ue2) und einer Referenzspannung Uref und Anlegen der Spanungsdifferenz UG,1 an einen Steuereingang (SE1) des VGA; und Erzeugen einer Spannungsdifferenz UX – Ua aus der sich am Ausgang (AVGA; A1VGA, A2VGA) bildenden Ausgangsspannung Ua; Ua1, Ua2 des VGA und einer linearen Kontrollspannung (UX) und Anlegen dieser Spannungsdifferenz als Steuerspannung (UG,2) an einen weiteren Steuereingang (SE1) des VGA.
Details
Die Erfindung betrifft ein Verfahren zur gleichzeitigen Linearisierung der Verstärkungskennlinie und Anpassung eines steuerbaren Verstärkers, insbesondere eines VGA, an Leitungsimpedanzen, wobei der VGA mit mindestens einem Eingang, mindestens einem Ausgang und zwei Steuereingängen versehen ist Durch die Erfindung soll eines VGA mit geringst möglichem Aufwand derart gesteuert werden, dass gleichzeitig eine Linearisierung der Verstärkungskennlinie und Anpassung erfolgt. Erreicht wird das durch Erzeugen einer Eingangsspannung (Ue; Ue1, Ue2) in Form eines Gleichsignals an mindestens einem Eingang (EVGA; E1VGA, E2VGA) des VGA, Erzeugen einer Spannungsdifferenz aus der Eingangsspannung (Ue; Ue1, Ue2) und einer Referenzspannung Uref und Anlegen der Spanungsdifferenz UG,1 an einen Steuereingang (SE1) des VGA; und Erzeugen einer Spannungsdifferenz UX – Ua aus der sich am Ausgang (AVGA; A1VGA, A2VGA) bildenden Ausgangsspannung Ua; Ua1, Ua2 des VGA und einer linearen Kontrollspannung (UX) und Anlegen dieser Spannungsdifferenz als Steuerspannung (UG,2) an einen weiteren Steuereingang (SE1) des VGA.
Originalsprache | Deutsch |
---|---|
IPC (Internationale Patentklassifikation) | H03G 1/ 04 A I |
Veröffentlichungsnummer | DE102013101388B4 |
Land/Gebiet | Deutschland |
Prioritätsdatum | 13 Feb. 2013 |
Prioritätsnummer | DE201310101388 |
Publikationsstatus | Veröffentlicht - 20 Dez. 2018 |
Externe IDs
ORCID | /0000-0001-6778-7846/work/142659261 |
---|