An Energy Efficient Multi-Gbit/s NoC Transceiver Architecture With Combined AC/DC Drivers and Stoppable Clocking in 65 nm and 28 nm CMOS
Publikation: Beitrag in Fachzeitschrift › Forschungsartikel › Beigetragen › Begutachtung
Beitragende
Details
Originalsprache | Englisch |
---|---|
Seiten (von - bis) | 749-762 |
Seitenumfang | 14 |
Fachzeitschrift | IEEE Journal of Solid State Circuits |
Jahrgang | 50 |
Ausgabenummer | 3 |
Publikationsstatus | Veröffentlicht - 1 März 2015 |
Peer-Review-Status | Ja |
Externe IDs
Scopus | 85027928698 |
---|