1.8-GHz self-calibrated phase-locked loop with precise I/Q matching

Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/GutachtenBeitrag in KonferenzbandBeigetragenBegutachtung

Beitragende

  • Uwe Vogel - , Fraunhofer-Institut für Mikroelektronische Schaltungen und Systeme (Autor:in)
  • Felix Beckmann - , Deutsches Elektronen-Synchrotron (DESY) (Autor:in)
  • Thomas Zahnert - , Klinik und Poliklinik für Hals-Nasen-Ohrenheilkunde (Autor:in)
  • Ulrich Bonse - , Technische Universität (TU) Dortmund (Autor:in)

Abstract

A 1.8 GHz phase-locked loop (PLL) with a self-calibration circuit implemented in 0.35 μm CMOS process is presented. The calibration circuit continuously adjusts the delay mismatches among the delay cells in a ring-type voltage controlled oscillator (VCO) and automatically cancels the phase offsets in the multi-phase clock signals generated from the VCO. An edge-combining fractional-N frequency synthesizer with the self-calibrated PLL has been implemented and successfully eliminates -13 dBc fractional spur occurred by the delay mismatches in the VCO.

Details

OriginalspracheEnglisch
Titel2000 Symposium on VLSI Circuits.
Herausgeber (Verlag)Institute of Electrical and Electronics Engineers Inc.
Seiten242-243
Seitenumfang2
ISBN (Print)0-7803-6309-4
PublikationsstatusVeröffentlicht - 2000
Peer-Review-StatusJa

Publikationsreihe

ReiheSymposium on VLSI Circuits

Externe IDs

ORCID /0000-0003-3894-1175/work/148603839